Wyniki 1-10 spośród 12 dla zapytania: authorDesc:"ANDRZEJ HANDKIEWICZ"

Prototypowe dwuwymiarowe filtry żyratorowo-pojemnościowe DOI:10.12915/pe.2014.09.13

Czytaj za darmo! »

Niniejsze opracowanie przedstawia koncepcję zunifikowanego opisu struktury obwodu dla dwuwymiarowej filtracji. Wprowadzono sposób podziału obwodu o parametryzowanej strukturze oraz dużej elastyczności w zakresie wyrażania topologii, rzędu układu filtrującego oraz liczby zmiennych niezależnych, wyznaczającej wymiar struktury. Opisano sposób relizacji analizy symbolicznej tego typu struktur z uwzględnieniem możliwości jej zaimplementowania w formie oprogramowania komputerowego klasy CAD/EDA. Przedstawiono także koncepcję syntezy obwodu w oparciu o wyniki analizy symbolicznej, która stanowiłaby etap wyjściowy do zrealizowania projektowanego układu w postaci scalonej. Omówiony został również przegląd potencjalnych zastosowań takiej metodologii projektowania w kontekście realizacji układów klasy System on Chip (SoC). Na koniec przedstawiono możliwe uogólnienie podanej metodologii projektowania na układy wielowrotników wielowymiarowych. Abstract. The following paper presents a method of unified description for circuits' structure for two-dimensional filtration. The structure may be parameterized by altering the number of used operators giving making the description flexible and easy to use. VHDL-AMS language was proposed for expressing the structure. Additionally CAD/EDA class software was elaborated for perfoming symbolic analysis of the elaborated structures. The paper gives a brief overwiev of the software capabilites and limitations. This may be considered as the initial step for making circuit synthesis. This approach may be easily extended for analysis of multidimensional multiport circuits. (Two dimensional, gyrator-capacitor prototype filters). Słowa kluczowe: CAD, EDA,VHDL-AMS, filtry dwuwymiarowe, układy prototypowe. Keywords: CAD, EDA,VHDL-AMS, two dimensional filters, prototype filters. doi:10.12915/pe.2014.09.13 Wprowadzenie Filtracja sygnałów jest jedną z podstawowych operacji realizowanych we współczesnych układach elektroni[...]

testing environments for mixed signal chips based on PLD devices

Czytaj za darmo! »

Recent advances in VLSI technology in combination with economic factors has resulted in a drive to integrate the complete signal processing chain (analog and digital) on a single Application Specific Integrated Circuit (ASIC). It allows also reducing the size, power consumption and increasing the possibly complexity and functionality of the designed system. Those requirements are especially [...]

Current mode comparator design

Czytaj za darmo! »

Inverter, composed of complementary CMOS pair, can be used as high gain amplifier or digital gate. The implication of very sharp slope of its static characteristic, when the inverter is realized in CMOS technology, is good property of such a cell in these applications. It is also the reason why inverter is very effective circuit when it is used as the comparator. However, in current mode cir[...]

6-bitowy przetwornik C/A małej mocy w technice przełączanych prądów


  W dobie rozwoju układów cyfrowych analogowe odpowiedniki znajdują wciąż zastosowanie ze względu na fizyczne właściwości, które oferują projektantom (niskie pobory mocy, duża szybkość przetwarzania, niewielka zajętość powierzchni na chipie). Najczęściej tego typu układy stanowią fragment większego systemu mieszanego, zaopatrzonego w analogową część obliczeniową oraz interfejs cyfrowy. Architektura takiego systemu wymaga zastosowania przetworników cyfrowo-analogowych i analogowo-cyfrowych. W sytuacji, gdy część obliczeniową stanowią obwody wykonane w technice przełączanych prądów (SI), użycie przetworników dyktowane jest również fizycznymi właściwościami układów scalonych. Pojemności pasożytnicze padów (kilka aF na każdy μm2 powierzchni oraz kilkanaście aF na każdy μm obwodu bryły padu [1] dla standardowych technologii CMOS) uniemożliwają bezpośrednie połączenie ich z portami analogowych układów obliczeniowych działających z prędkością kilku MHz lub wyższą. Konieczne jest zastosowanie układów peryferyjnych działających w trybie napięciowym i przetwarzających sygnały użyteczne na tryb prądowy. Niniejszy artykuł prezentuje metodologię projektowania przetwornika cyfrowo-analogowego przeznaczonego do pracy z układami wykonanymi w technice przełączanych prądów. W pracy zaprezentowano ideowy schemat przetwornika oraz podejście bazujące na wykorzystaniu metody optymalizacji kierunkowej Hooke’a-Jeevesa do wyliczenia parametrów układu. Ponadto w projektowaniu przetworników kładzie się nacisk także na ograniczanie [...]

Optymalizacja banków filtrów z przełączanymi prądami dla technologii CMOS w nano-skali DOI:10.15199/48.2016.09.21

Czytaj za darmo! »

W artykule omówiono problem projektowania i optymalizowania układów analogowych pracujących w trybie przełączanych prądów. Technologia CMOS z tranzystorami o rozmiarach kanałów mniejszych niż kilka dziesiątek nm. jest wzięta pod uwagę. Zaprezentowano metodę optymalizacji charakterystyki częstotliwościowej z uwzględnieniem eliminacji zjawiska offsetu w odpowiedzi czasowej analogowych układów scalonych. Procedura projektowania bazuje na algorytmie Hooke'a-Jeeves'a zmodyfikowanym pod kątem optymalizacji dyskretnej. Wyniki przedstawiono dla pary filtrów piątego rzędu pracującej w trybie przełączanych prądów. Otrzymane rezultaty niemal całkowicie pokrywają się z charakterystykami idealnymi, świadcząc o skuteczności zaproponowanej metody optymalizacji. Abstract. In the paper the problem of design and optimization of analog circuits, operating in switched current mode, is described. The CMOS technology with transistors of channel dimensions smaller than several tens of nm is taking into account. A method to optimize the frequency response with regard to the offset elimination in the time response of analog integrated circuits is presented. The procedure is based on the Hooke- Jeeves algorithm modified for discrete optimization. The results are shown for a fifth-order filter pair operating in the switched current mode. The results almost completely coincide with the ideal frequency response, demonstrating the effectiveness of the proposed optimization methods. (Switched-current filter banks optimization for nano-scale CMOS technology). Słowa kluczowe: przełączane prądy (SI), para filtrów, algorytm Hooke'a-Jeeves'a, optymalizacja, nanoskala, układy CMOS, bank (zespół) filtrów, układy analogowe. Keywords: switched current(SI), filter pair, Hooke-Jeeves algorithm, optimization, nano-scale, CMOS circuits, filter bank, analog circuits. Wprowadzenie Rozwój nanometrowych procesów technologicznych CMOS przyniósł w ostatnich lat[...]

A toolbox for the ΣΔ modulator design DOI:10.15199/48.2016.09.22

Czytaj za darmo! »

The paper presents a toolbox to support ΣΔ modulators design. The Matlab based tools have been prepared to use at structural level. At this level different structures, with different noise shaping filters can be simulated. Important parameters of the modulators (SNDR, ENOB, FoM) are calculated and can be used as a goal function during the optimization process. The optimization procedure can be easily connected to these tools. The elaborated tools were practically applied in the second order, current mode sigma-delta modulator design. Streszczenie. Artykuł przedstawia toolbox wspomagający projektowanie modulatorów ΣΔ. Proces projektowania obejmuje poziom opisu strukturalnego. Możliwe jest zasymulowanie wybranych struktur modulatorów z różnymi filtrami kształtującymi szum. Opracowane skrypty wyliczają podstawowe parametry charakteryzujące testowane struktury (SNDR, ENOB, FoM). Obliczane funkcje mogą zostać użyte jak funkcje celu w procesie optymalizacji projektowanych modulatorów. Procedura optymalizacyjna w łatwy sposób może zostać dołączona do opracowanego środowiska. W celu ułatwienia obsługi system, opracowano interfejs w środowisku Simlink. Wykorzystanie opracowanych narzędzi, zostało w praktyce zweryfikowane w projekcie prądowego modulatora sigma-delta pracującego w trybie prądowym. (Toolbox wspomagający projektowanie modulatorów ΣΔ). Keywords: Sigma-Delta, Matlab toolbox. Słowa kluczowe: modulator Sigma-Delta, Matlab Toolbox. Introduction The transistors’ sizes have already achieved nanometers’ level, which allows continuing the trend predicted by Gordon Moore. However, according to the International Technology Roadmap for Semiconductors (ITRS), the second trend, besides the minimization, is a functional diversification of semiconductor-based devices. This trend may be designated “More-than-Moore" (MtM). The MtM approach typically allows for the non-digital functionalities (e.g. RF [...]

SI filter pair design with the use of topological analysis

Czytaj za darmo! »

The special role, because of its applications to image processing and telecommunication, play so called filter banks. The simplest method to design of filter banks is to realize them as independent two-port filters and to connect these filters to the common port in parallel or in series. Such an approach was developed at an early stage of ladder filter theory [1], in the case of so called filter pairs: the filter banks composed of two filters. The filter pair design is based on the transfer functions Hl(s), Hh(s), for low-pass and high-pass bands, respectively, described by: where: Ho(s), He(s) correspond to stable all-pass filters obtained on the basis of odd and even parts of denominator polynomials of a lattice LC filter [2]. Paradoxically, this property of a lattice two-p[...]

Design of elliptic filters with phase correction by using genetic algorithm

Czytaj za darmo! »

The paper presents a general algorithm of designing elliptic filters with phase correctors. The proposed algorithm uses a genetic solver to adjust the corrector's transfer function of an optimal order minimizing filter's nonlinearities and thus increasing the design immunity for signal distortion. The solution was implemented with Matlab environment and investigated using Matlab’s built-in functions as well as HSpice circuitry analysis. Streszczenie. W pracy przedstawiono ogólny algorytm projektowania filtrów eliptycznych z korektorami fazy. Zaproponowany algorytm wykorzystuje solver genetyczny celem dopasowania transmitancji stopnia korekcyjnego optymalnego rzędu minimalizując nieliniowości filtru i stąd zwiększając odporność struktury na zniekształcenia sygnału. Rozwiązanie zaimplementowano w środowisku Matlab i zbadano w oparciu o wbudowane funkcje pakietu Matlab, jak również o analizę obwodów narzędziem Hipice. (Wykorzystanie algorytmu genetycznego w projektowaniu filtrów eliptycznych z korekcją zniekształceń fazowych) Keywords: phase correction, genetic algorithm, elliptic filter. Słowa kluczowe: korekcja fazy, algorytm genetyczny, filtr eliptyczny. Introduction Elliptic filters are widely known for their relatively high selectivity combined with the ease of implementation in various techniques including both analogue and digital approaches. Structures derived from classical LC ladders have however substantial fault as we consider their phase response. Typical elliptic filter has usually phase nonlinearities which tends to increase with the filter's order as well as with the allowable passband ripple. In consequence, phase shift of particular signal being processed by the filter depends strongly on its frequency leading to signal distortions. The issue seems to be essential as we consider usage of the filter in cooperation with signal acquisition and amplification stages. Phase distortions are the essential problem in ma[...]

Generacja layoutu filtrów SI w strategii wierszowej

Czytaj za darmo! »

Artykuł przedstawia metodę automatyzacji projektowania layoutu filtrów SI w strategii wierszowej z wykorzystaniem języka AMPLE. W pracy opisano narzędzia, które w krótkim czasie pozwalają niezależnie od technologii uzyskać layout układu złożonego z integratorów i zwierciadeł prądowych. Zaproponowane zostaje podejście pozwalające redukować pobieraną przez układ moc i zajętość powierzchni chipu lub zwiększyć szybkość działania. Skuteczność metody zobrazowana jest na przykładzie pary filtrów SI zaprojektowanej w technologii TSMC 0,18μm. Abstract. The article introduces a method of design automation of an SI filter layout using the row strategy with the help of the AMPLE language. The work describes tools which, in short time and independently on the used technology, allow to obtain a layout of a circuit composed of integrators and current mirrors. The presented approach allows to minimise the power consumption, to reduce the chip area or to enhance the speed of the circuit. The efficiency of the method is illustrated with an SI filter pair example, designed in the TSMC 0,18μm technology. (Generation of SI filters layout using the row strategy). Słowa kluczowe: layout, filtr SI, układy analogowe, AMPLE, automatyzacja projektowania, strategia wierszowa. Keywords: layout, SI filter, analog circuits, AMPLE, automating the design process, row strategy. Wstęp Proces projektowania układów cyfrowych w ostatnich latach uległ znacznej automatyzacji, a uzyskanie gotowego układu wymaga coraz mniejszych nakładów czasu i wysiłku ze strony projektanta. W przypadku układów analogowych problem ten wciąż pozostaje nierozwiązany, dlatego pojawiają się liczne prace poświęcone tej tematyce [1, 2, 3]. Specyfika zagadnienia sprawia jednak, że bardzo trudno jest automatyzować poszczególne etapy projektowe. Jednym z takich etapów, który wiąże się ze szczególnym ryzykiem popełniania błędów przez projektanta, jest realizacja układu na chipie. Niemałym ma[...]

Genetic algorithms in gyrator-capacitor filters


  The ability of filtering the analogue signals is the working principle in variety of electronic devices. In general each passive filter is realized with a distinctive topology of elements like inductors, capacitors and resistors that produces a Single Input Single Output (SISO) system. The behaviour of the system may be then described with a transfer function. The most common way to approximate the transfer function of the filter is employing the approximation in Chebyshev or minimax sense [3]. This leads to a class of algorithms that are able to find the transfer function of a filter having a presumed attenuation and ripple amount. Such algorithms were proposed far before then the computer enhanced numerical analysis emerged for good [4]. The next step in such approach is to propose a topology capable of having a generic transfer function (i.e. derived by the properties of the elements and the connections between them) that may be compared to the mathematical model. The parameters for elements of the circuit with a given topology must be then choosen. Obiously it is essential to promote only these parameters that are technically feasible. The other thing is the spread between parameters’ values. Finally it is important to realize a circuit with the smallest number of applicable elements. This work is devoted to parameter fitting of elements forming a typical LC elliptic filters. In our approach the parameter fitting issue employs the genetic algorithm. This issue may be considered as a complementary solution for some papers dealing with digital filter fitting by using genetic algorithms [11]. The distinctive thing is that the genetic algorithm is used for parameter fitting at the design stage of the integrated circuit contrary to some solutions that assume the filter trimming after the filter structure was manufactured [9]. The following sections present the gyratorcapacitor modelling Then the details of our approach are [...]

 Strona 1  Następna strona »